ordine_bg

prudutti

XCF128XFTG64C Encapsulation BGA64 XL cunfigurazione d'alta densità è dispositivi di almacenamento

breve descrizzione:


Detail di u produttu

Tags di u produttu

Attributi di u produttu

TIPU DESSCRIPTION
categuria Circuiti integrati (IC)

Memoria

Proms di cunfigurazione per FPGA

Mfr AMD Xilinx
Serie -
Pacchettu vassa
Status di u produttu Obsolete
Tipu programmable In u Sistema Programmable
Dimensione di memoria 128 Mb
Tensione - Supply 1,7 V ~ 2 V
Temperature di funziunamentu -40 ° C ~ 85 ° C
Tipu di muntatura Munti superficia
Pacchettu / Casu 64-TBGA
Paquet di Dispositivi Fornitore 64-FTBGA (10×13)
U numeru di produttu di basa XCF128

Documenti & Media

TIPU DI RESOURCE LINK
Datasheets XCF128XFT(G)64C Scheda dati
L'infurmazione ambientale Xiliinx RoHS Cert

Xilinx REACH211 Cert

Obsolescenza PCN / EOL Multiple Devices 01/Jun/2015

Mult Device EOL Rev3 9/May/2016

Fine di a vita 10/JAN/2022

PCN Part Status Change Parts Reactivated 25/Apr/2016
Scheda di dati HTML XCF128XFT(G)64C Scheda dati

Classificazioni Ambientali è Export

ATTRIBUTU DESSCRIPTION
Status RoHS Conforme à ROHS3
Livellu di sensibilità à l'umidità (MSL) 3 (168 ore)
Status REACH REACH ùn hè micca affettatu
ECCN 3A991B1A
HTSUS 8542.32.0071

Xilinx presenta a serie XC18V00 di PROMs di cunfigurazione programabile in u sistema (Figura 1).I dispositi in questa famiglia di 3.3V includenu un 4-megabit, un 2-megabit, un 1-megabit, è un PROM 512-kilobit chì furnisce un metudu faciule d'utilizà è costu-efficace per riprogrammà è almacenà i bitstreams di cunfigurazione FPGA Xilinx.

Quandu l'FPGA hè in modalità Master Serial, genera un clock di cunfigurazione chì guida a PROM.Un pocu tempu d'accessu dopu chì CE è OE sò attivati, e dati sò dispunibili nantu à u pin PROM DATA (D0) chì hè cunnessu à u pin FPGA DIN.I novi dati sò dispunibuli un cortu tempu d'accessu dopu à ogni clock clock.L'FPGA genera u numeru appropritatu di pulsazioni di clock per cumpiendu a cunfigurazione.Quandu l'FPGA hè in modalità Slave Serial, a PROM è l'FPGA sò chjappi da un clock esternu.

Quandu l'FPGA hè in modalità Master Select MAP, l'FPGA genera un clock di cunfigurazione chì guida a PROM.Quandu u FPGA hè in u modu Slave Parallel o Slave Select MAP, un oscillatore esternu genera u clock di cunfigurazione chì guida a PROM è a FPGA.Dopu chì CE è OE sò attivati, i dati sò dispunibili nantu à i pin DATA (D0-D7) di PROM.I novi dati sò dispunibuli un cortu tempu d'accessu dopu à ogni clock clock.I dati sò chjusi in a FPGA nantu à u prossimu rising edge di u CCLK.Un oscillatore free-running pò esse usatu in i modi Slave Parallel o Slave Select MAP.

Dispositivi multipli ponu esse cascati cù l'output CEO per guidà l'input CE di u dispositivu seguente.L'inputs di u clock è l'output DATA di tutti i PROM in questa catena sò interconnessi.Tutti i dispositi sò cumpatibili è ponu esse cascati cù l'altri membri di a famiglia o cù a famiglia PROM seriale programabile una volta XC17V00.

 


  • Previous:
  • Next:

  • Scrivite u vostru missaghju quì è mandate à noi