ordine_bg

prudutti

TMS320F28015PZA Novu è Originale Convertitore DC à DC è Chip di Regulatore di Commutazione

breve descrizzione:

U TMS320F2809, TMS320F2809-Q1, TMS320F2808, TMS320F2808-Q1 TMS320F2806, TMS320F2802, TMS320F2801-Q1, TMS320F2801-Q1, TMS320F2808-Q1, TMS320F2808-Q1 I dispositi 02-Q1, è TMS320C2801, membri di a generazione TMS320C28x DSP, sò assai integrati, d'altu rendiment. soluzioni per applicazioni di cuntrollu esigenti

Detail di u produttu

Tags di u produttu

Attributi di u produttu

UE RoHS Conforme
ECCN (US) 3A991A2
Status di parte Attivu
HTS 8542.31.00.01
Automotive No
PPAP No
Nome di famiglia TMS320
Instruction Set Architecture Harvard
Device Core C28x
Architettura core C28x
Formatu numericu è aritmeticu Floating-point
Larghezza di bus di dati (bit) 32
Tipu di memoria di prugramma Flash
Dimensione di memoria di prugramma 32 KB
Dimensione RAM 12 KB
Programmabilità
Tipu d'interfaccia CAN/I2C/SPI/UART
Numero di I/O 35
U numeru di ADC Single
Canali ADC 16
Risoluzione ADC (bit) 12
Velocità di clock d'ingressu di u dispositivu (MHz) 100
USART 0
UART 1
USB 0
SPI 2
I2C 1
I2S 0
CAN 1
Ethernet 0
Tensione d'alimentazione minima di u funziunamentu (V) 1.71|3.14
Tensione di alimentazione tipica (V) 1,8|3,3
Tensione massima di alimentazione operativa (V) 1,89|3,47
Température minimale de fonctionnement (°C) -40
Température maximale de fonctionnement (°C) 85
Imballaggio vassa
Muntà Munti superficia
Altezza di u pacchettu 1,45 (max)
Larghezza di u pacchettu 14,2 (max)
Lunghezza di u pacchettu 14,2 (max)
PCB cambiatu 100
Nome di u pacchettu standard QFP
Pacchettu Supplier LQFP
Pin Count 100
Forma di piombo Ala di gabbiana

Funzioni di u produttu

• Tecnulugia CMOS statica d'altu rendiment
- 100 MHz (tempu di ciclu di 10 ns)
- 60 MHz (tempu di ciclu 16,67 ns)
- Cuncepimentu di bassa putenza (core 1.8-V, 3.3-VI/O).
• Supportu di scansione di cunfini JTAG
- IEEE Standard 1149.1-1990 Standard Test Access Port and Boundary Scan Architecture
• CPU 32-bit d'altu rendiment (TMS320C28x)
- Operazioni MAC 16 × 16 è 32 × 32
- 16 × 16 dual MAC
- L'architettura di l'autobus di Harvard
- Operazioni atomiche
- Risposta è trasfurmazione rapida di l'interruzzione
- Modellu di prugrammazione di memoria unificata
- Efficiente in codice (in C/C++ è Assembly)
• Memoria On-chip
- F2809: 128K × 16 flash, 18K × 16 SARAM
F2808: 64K × 16 flash, 18K × 16 SARAM
F2806: 32K × 16 flash, 10K × 16 SARAM
F2802: 32K × 16 flash, 6K × 16 SARAM
F2801: 16K × 16 flash, 6K × 16 SARAM
F2801x: 16K × 16 flash, 6K × 16 SARAM
- ROM OTP 1K × 16 (solu per i dispositi flash)
- C2802: 32K × 16 ROM, 6K × 16 SARAM
C2801: 16K × 16 ROM, 6K × 16 SARAM
• Boot ROM (4K × 16)
- Cù i modi di boot di u software (via SCI, SPI, CAN, I2C è I/O paralleli)
- Tavule standard di matematica
• Clock è cuntrollu sistemu
- Oscillatore nantu à u chip
- Modulu di timer Watchdog
• Ogni pin GPIO A pò esse culligatu à unu di i trè interrupt core esterni
• Bloccu di espansione di interruzioni periferiche (PIE) chì sustene tutte e 43 interruzioni periferiche
• Endianness : Little endian
• 128-bit chjave di sicurità / serratura
- Prutegge i blocchi flash / OTP / L0 / L1
- Impedisce l'ingegneria inversa di firmware
• Trè timers CPU 32-bit
• periferiche di cuntrollu Enhanced
- Finu à 16 uscite PWM
- Finu à 6 uscite HRPWM cù risoluzione MEP 150-ps
- Finu à quattru inputs di cattura
- Finu à duie interfacce di codificatore in quadratura
- Finu à sei timer 32-bit/sei 16-bit
• periferiche portu seriale
- Finu à 4 moduli SPI
- Finu à 2 moduli SCI (UART).
- Finu à 2 moduli CAN
- Un bus inter-circuit integratu (I2C).
• 12-bit ADC, 16 canali
- 2 × 8 canali d'ingresso multiplexer
- Dui campioni è tene
- Cunversione unica / simultanea
- Tasso di cunversione veloce:
80 ns - 12,5 MSPS (solu F2809)
160 ns - 6,25 MSPS (280x)
267 ns - 3,75 MSPS (F2801x)
- Riferenza interna o esterna
• Finu à 35 individually programmable, multiplexed
Pin GPIO cù filtru di input
• funziunalità emulation Advanced
- Funzioni di analisi è breakpoint
- Debug in tempu reale via hardware
• U sustegnu di sviluppu include
- ANSI C/C++ compilatore/assembler/linker
- Code Composer Studio™ IDE
- SYS / BIOS
- Controlu di u mutore digitale è librerie di software di putenza digitale
• Modi Low-putere è risparmiu di energia
- Modi IDLE, STANDBY, HALT supportati
- Disattivà l'orologi periferichi individuali
• Opzioni Package
- Flatpack quad sottile (PZ)
- MicroStar BGA™ (GGM, ZGM)
• ozzione Temperature
– A: –40 °C à 85 °C (PZ, GGM, ZGM)
– S : –40 °C à 125 °C (PZ, GGM, ZGM)
– Q: –40 °C à 125 °C (PZ)
(Qualificazione AEC-Q100 per applicazioni automobilistiche)

Applicazione

• Motor drive è cuntrollu
• putenza digitale

  • Previous:
  • Next:

  • Scrivite u vostru missaghju quì è mandate à noi