10AX115H2F34E2SG FPGA Arria® 10 GX Famiglia 1150000 Celle 20nm Tecnulugia 0.9V 1152-Pin FC-FBGA
Specifiche tecniche di u produttu
| UE RoHS | Conforme |
| ECCN (US) | 3A991 |
| Status di parte | Attivu |
| HTS | 8542.39.00.01 |
| SVHC | Iè |
| SVHC supera a soglia | Iè |
| Automotive | No |
| PPAP | No |
| Nome di famiglia | Arria® 10 GX |
| Tecnulugia di prucessu | 20 nm |
| I/O d'utilizatori | 504 |
| Numero di Registri | 1708800 |
| Tensione di alimentazione operativa (V) | 0,9 |
| Elementi logici | 1150000 |
| Numero di multiplicatori | 3036 (18x19) |
| Tipu di memoria di prugramma | SRAM |
| Memoria integrata (Kbit) | 54260 |
| U numeru tutale di blocchi RAM | 2713 |
| EMACs | 3 |
| Unità logica di u dispusitivu | 1150000 |
| Dispositivu Numeru di DLL / PLL | 32 |
| Canali Transceiver | 96 |
| Velocità di transceiver (Gbps) | 17.4 |
| DSP dedicatu | 1518 |
| PCIe | 4 |
| Programmabilità | Iè |
| Supportu di riprogrammabilità | Iè |
| Prutezzione di copia | Iè |
| Programmabilità in u sistema | Iè |
| Grade di velocità | 2 |
| Standard di I/O unicu | LVTTL | LVCMOS |
| Interfaccia di memoria esterna | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
| Tensione d'alimentazione minima di u funziunamentu (V) | 0,87 |
| Tensione massima di alimentazione operativa (V) | 0,93 |
| Tensione I/O (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
| Température minimale de fonctionnement (°C) | 0 |
| Température maximale de fonctionnement (°C) | 100 |
| Grade di temperatura di u fornitore | Stendu |
| Nome cummerciale | Arria |
| Muntà | Munti superficia |
| Altezza di u pacchettu | 2,95 |
| Larghezza di u pacchettu | 35 |
| Lunghezza di u pacchettu | 35 |
| PCB cambiatu | 1152 |
| Nome di u pacchettu standard | BGA |
| Pacchettu Supplier | FC-FBGA |
| Pin Count | 1152 |
| Forma di piombo | Ballu |
A diferenza è a relazione trà FPGA è CPLD
1. Definizione è caratteristiche FPGA
FPGAadopta un novu cuncettu chjamatu Logic Cell Array (LCA) è Configurable Logic Block (CLB) è Input Output (IOB) Block and Interconnect.U modulu logicu configurabile hè l'unità basica per realizà a funzione di l'utilizatore, chì hè generalmente disposta in un array è sparghje u chip sanu.U modulu input-output IOB cumpleta l'interfaccia trà a logica nantu à u chip è u pin di u pacchettu esternu, è hè di solitu disposti intornu à u chip array.U cablaggio internu hè custituitu da diverse lunghezze di segmenti di filu è di qualchi interruttori di cunnessione programabili, chì cunnetta diversi blocchi logici programabili o blocchi I / O per furmà un circuitu cù una funzione specifica.
E caratteristiche basi di FPGA sò:
- Utilizendu FPGA per cuncepisce u circuitu ASIC, l'utilizatori ùn anu micca bisognu di prughjettà a produzzione, ponu uttene un chip adattatu;
- A FPGA pò esse usata cum'è campione pilotu di altre persunalizati cumplettamente o semi-customizedcircuiti ASIC;
- Ci sò assai triggers è pins I / O in FPGA;
- FPGA hè unu di i dispusitivi cù u ciculu di disignu più cortu, u costu di sviluppu più bassu è u risicu più bassu in u circuitu ASIC.
- FPGA adopta un prucessu CHMOS d'alta velocità, cunsumu d'energia bassu, è pò esse cumpatibile cù i livelli CMOS è TTL.
2, CPLD definizione è caratteristiche
CPLDhè principalmente cumpostu di Logic Macro Cell programmable (LMC) intornu à u centru di l'unità di matrice di interconnessione programmable, in quale a struttura logica LMC hè più cumplessa, è hà una struttura di interconnessione di unità I / O cumplessa, pò esse generata da l'utilizatore secondu i bisogni di a struttura di circuitu specifichi, per compie certe funzioni.Perchè i blocchi logici sò interconnessi cù fili metallici di lunghezza fissa in CPLD, u circuitu logicu cuncepitu hà una prevedibilità di u tempu è evita u svantaghju di a prediczione incompleta di u timing di a struttura di interconnessione segmentata.In l'anni 1990, CPLD hà sviluppatu più rapidamente, micca solu cù e caratteristiche di cancellazione elettrica, ma ancu cù funzioni avanzate cum'è scanning di bordu è prugrammazione in linea.
E caratteristiche di a prugrammazione CPLD sò i seguenti:
- I risorse lògichi è di memoria sò abbundanti (Cypress De1ta 39K200 hà più di 480 Kb di RAM);
- Modellu di timing flexible cù risorse di routing redundante;
- Flessibile per cambià l'output di pin;
- Pò esse installatu nantu à u sistema è riprogrammatu;
- Un gran numaru di unità I / O;
3. Differenzi è cunnessione trà FPGA è CPLD
CPLD hè l'abbreviazione di un dispositivu di logica programabile cumplessu, FPGA hè l'abbreviazione di un array di porta programmable di campu, a funzione di i dui hè in fondu a listessa, ma u principiu di implementazione hè un pocu sfarente, cusì pudemu qualchì volta ignurà a diffarenza trà i dui, cullettivamente. chjamatu dispositivu logicu programabile o CPLD / FPGA.Ci sò parechje cumpagnie chì producenu CPLD / FPGas, i trè più grandi sò ALTERA, XILINX è LAT-TICE.A funzione logica combinatoria di descomposizione CPLD hè assai forte, una unità macro pò decompone una duzina o ancu più di 20-30 input logica cumminatoria.In ogni casu, una LUT di FPGA pò trattà solu a logica cumminativa di 4 inputs, cusì CPLD hè adattatu per cuncepisce una logica cumminativa cumplessa cum'è a decodificazione.Tuttavia, u prucessu di fabricazione di FPGA determina chì u numeru di LUT è triggers cuntenuti in u chip FPGA hè assai grande, spessu millaie di millaie, CPLD pò generalmente ottene solu 512 unità logiche, è se u prezzu di chip hè divisu da u numeru di logica. unità, u costu mediu di unità logica di FPGA hè assai più bassu di quellu di CPLD.Allora se un gran numaru di triggers sò usati in u disignu, cum'è u disignu di una logica di timing cumplessa, allora l'usu di una FPGA hè una bona scelta.
Ancu s'è FPGA è CPLD sò dispusitivi ASIC programabili è anu parechje caratteristiche cumuni, per via di e differenze in a struttura di CPLD è FPGA, anu e so caratteristiche:
- CPLD hè più adattatu per cumplettà diversi algoritmi è logica cumminatoria, è FPGA hè più adattatu per cumplettà a logica sequenziale.In altre parolle, FPGA hè più adattatu per a struttura ricca di flip-flop, mentre chì CPLD hè più adattatu per a struttura limitata di flip-flop è ricca di termini di produttu.
- A struttura di routing cuntinuu di CPLD determina chì u so ritardu di timing hè uniforme è prevedibile, mentre chì a struttura di routing segmentatu di FPGA determina chì u so ritardu hè imprevisible.
- FPGA hà più flessibilità cà CPLD in a prugrammazione.
- CPLD hè programatu da mudificà a funzione logica di un circuitu internu fissu, mentri FPGA hè programatu da cambià u filatu di a cunnessione interna.
- Fpgas pò esse programatu sottu à e porte logiche, mentri CPLDS sò programati sottu blocchi logici.
- FPGA hè più integrata cà CPLD è hà una struttura di cablaggio più cumplessa è implementazione logica.
In generale, u cunsumu di energia di CPLD hè più grande di quellu di FPGA, è u più altu u gradu di integrazione, u più ovvi.












