ordine_bg

prudutti

XCVU190-2FLGB2104I 100% Novu è Originale Propiu Stock Circuit integratu High Performance Clock Buffer Family

breve descrizzione:

Prestazioni aumentate è memoria UltraRAM in chip per riduce u costu BOM.U mischju ideale di periferiche d'alta prestazione è implementazione di sistema di costu.I FPGA Kintex UltraScale+ anu numerose opzioni di putenza chì furnisce l'equilibriu ottimale trà u rendimentu di u sistema necessariu è u più chjucu involucro di putenza.FPGA d'alta capacità è d'alta prestazione attivati ​​cù a tecnulugia SSI monolitica è di prossima generazione.I dispositi Virtex UltraScale ottennu a più alta capacità di sistema, larghezza di banda è prestazione per risponde à i bisogni chjave di u mercatu è di l'applicazioni attraversu l'integrazione di diverse funzioni à livellu di u sistema.


Detail di u produttu

Tags di u produttu

Attributi di u produttu

TIPU DESSCRIPTION
categuria FPGA (Field Programmable Gate Array)
Mfr AMD
Serie Virtex® UltraScale™
Pacchettu vassa
Status di u produttu Attivu
Programmable DigiKey Ùn verificatu
Numero di LAB / CLB 134280
Numeru di elementi logichi / cellule 2349900
Bit di RAM totale 150937600
Numero di I/O 702
Tensione - Supply 0.922V ~ 0.979V
Tipu di muntatura Munti superficia
Temperature di funziunamentu -40 °C ~ 100 °C (TJ)
Pacchettu / Casu 2104-BBGA, FCBGA
Paquet di Dispositivi Fornitore 2104-FCBGA (47,5 x 47,5)
U numeru di produttu di basa XCVU190

Descrizzione

Kintex® UltraScale FPGA: FPGA d'alta prestazione cun un focusu nantu à u prezzu / prestazione, utilizendu a tecnulugia d'interconnessione di siliciu (SSI) monolitica è di prossima generazione.L'altu DSP è i rapporti RAM-à-logici di bloccu è transceivers di prossima generazione, cumminati cù imballaggi à pocu costu, permettenu una mistura ottima di capacità è costu.
Kintex UltraScale+™ FPGA: prestazioni aumentate è memoria UltraRAM in chip per riduce u costu BOM.U mischju ideale di periferiche d'alta prestazione è implementazione di sistema di costu.I FPGA Kintex UltraScale+ anu numerose opzioni di putenza chì furnisce l'equilibriu ottimale trà u rendimentu di u sistema necessariu è u più chjucu involucro di putenza.
FPGA Virtex® UltraScale: FPGA d'alta capacità è d'alta prestazione attivati ​​cù a tecnulugia SSI monolitica è di prossima generazione.I dispositi Virtex UltraScale ottennu a più alta capacità di sistema, larghezza di banda è prestazione per risponde à i bisogni chjave di u mercatu è di l'applicazioni attraversu l'integrazione di diverse funzioni à livellu di u sistema.
Virtex UltraScale+ FPGA: A più alta larghezza di banda di transceiver, u più altu numeru di DSP, è a più alta memoria in chip è in pacchettu dispunibule in l'architettura UltraScale.I FPGA Virtex UltraScale+ furniscenu ancu numerose opzioni di energia chì furnisce l'equilibriu ottimale trà u rendimentu di u sistema necessariu è u più chjucu involucro di putenza.
Zynq® UltraScale+ MPSoCs: Unisce u processore d'applicazioni 64-bit basatu in ARM® v8 Cortex®-A53 ad alta efficienza energetica cù u processore in tempu reale ARM Cortex-R5 è l'architettura UltraScale per creà i primi MPSoC All Programmable di l'industria.Fornite un risparmiu di energia senza precedente, un processamentu eterogeneu è un'accelerazione programabile.Zynq® UltraScale+ RFSoCs: Unisce u sottosistema di convertitore di dati RF è a correzione d'errore in avanti cù una logica programabile leader di l'industria è una capacità di trasfurmazione eterogenea. RF-ADC, RF-DAC è FEC di decisione soft (SD-FEC) furnisce i sottosistemi chjave per multibanda. , radios cellulari multi-mode è infrastruttura di cable.

Riassuntu di funziunalità

Panoramica di u Subsistema di Convertitore di Dati RF
A maiò parte di Zynq UltraScale + RFSoC includenu un sottosistema di cunvertitore di dati RF, chì cuntene parechje radio
convertitori di frequenza analogica à digitale (RF-ADC) è multipla di frequenza radio digitale à analogica
cunvertitori (RF-DAC).I RF-ADC è RF-DAC d'alta precisione, alta velocità, efficienti in energia ponu esse
cunfigurati individualmente per dati reali o ponu esse cunfigurati in coppie per dati I/Q reali è imaginarii.U
I RF-ADC 12-bit supportanu i tassi di mostra finu à 2GSPS o 4GSPS, secondu u dispusitivu sceltu.U 14-bit
I RF-DAC supportanu tassi di mostra finu à 6.4GSPS.
Panoramica di correzione d'errore in avanti di decisione Soft (SD-FEC).
Certi RFSoC Zynq UltraScale+ includenu blocchi FEC di decisione soft-decisioni altamente flessibili per a decodificazione è a codificazione
dati cum'è un mezzu per cuntrullà l'errori in a trasmissione di dati nantu à canali di cumunicazione inaffidabili o rumorosi.
I blocchi SD-FEC supportanu a decodificazione / codificazione di u cuntrollu di parità di bassa densità (LDPC) è a decodificazione Turbo per l'usu in
Applicazioni wireless 5G, backhaul, DOCSIS è LTE.
Panoramica di u Sistema di Trattamentu
Zynq UltraScale+ MPSoC è RFSoC presentanu varianti dual è quad core di l'ARM Cortex-A53 (APU)
cù u sistema di trattamentu dual-core ARM Cortex-R5 (RPU) (PS).Certi dispusitivi includenu ancu un ARM dedicatu
Mali™-400 MP2 Unità di trasfurmazione grafica (GPU).

  • Previous:
  • Next:

  • Scrivite u vostru missaghju quì è mandate à noi