Serializzatore LVDS 2975 Mbps Automotive 40-Pin WQFN EP T/R DS90UB927QSQX/NOPB
Attributi di u produttu
TIPU | DESSCRIPTION |
categuria | Circuiti integrati (IC) |
Mfr | Texas Instruments |
Serie | Automotive, AEC-Q100 |
Pacchettu | Tape & Reel (TR) Tape Tape (CT) Digi-Reel® |
SPQ | 2500T & R |
Status di u produttu | Attivu |
Funzione | Serializzatore |
Tariffa di dati | 2.975 Gbps |
InputTipu | FPD-Link, LVDS |
Tipu di output | FPD-Link III, LVDS |
Numero di Outputs | 13 |
Numero di Outputs | 1 |
Tensione - Supply | 3V ~ 3.6V |
Temperature di funziunamentu | -40 °C ~ 105 °C (TA) |
Tipu di muntatura | Munti superficia |
Pacchettu / Casu | 40-WFQFN Pad esposta |
Paquet di Dispositivi Fornitore | 40-WQFN (6x6) |
U numeru di produttu di basa | DS90UB927 |
1.
Analizendu a forma d'onda i2c di u schiavu, truverete ancu un fenomenu assai interessante, quandu leghje i dati di u registru, u schiavu prima emette a so forma d'onda per pre-lettura, per esempiu, per leghje l'indirizzu registratu 0x00 data, vi vede. nantu à a forma d'onda dopu chì u maestru hà emessu l'indirizzu di registru di scrittura 0x00, allora emetterà l'indirizzu slave per a lettura (R/W = (R/W = 1), un slave emetterà 8 forme d'onda SCL per pre-lettura immediatamente dopu chì a forma d'onda hè stata emessi, è questi 8 orologi ùn sò micca currispundenu nantu à u latu maestru, u maestru serà emessu dopu, cusì u schiavu hè equivalente à issu prima.
U disignu di questu locu hè assai intelligente perchè u protocolu i2c stipula chì u stretch i2c pò esse solu in u nuvimu bit, questu, u bit ACK.a forma d'onda ùn hè micca permessa di esse tirata, è nisuna dati hè ricevutu da u schiavu à questu puntu, cusì ci hè un prublema.
L'approcciu di TI hè chì, postu chì ci hè una azzione di scrittura in fronte, seguita da un indirizzu schiavu di lettura mandatu immediatamente dopu, hè chjaru chì l'indirizzu registratu per esse lettu hè quellu scrittu davanti, cusì u maestru mandarà un indirizzu schiavu di lettura. in u pull ACK 9bit mentre invià ottu SCL per u registru di leghje è scrive, è poi liberate u SCL, u maestru detecta a liberazione SCL dopu U maestru detecta chì l'SCL hè liberatu è ritrasmette u clock di dati di lettura, à quale puntu a data hè tornata à u CPU.
2.
LVDS Termini cumuni o Terminologia
1) Coppiu Differenziale: Si riferisce à a trasmissione di u signale LVDS cù dui drivers di output per guidà duie linee di trasmissione, una chì porta u signale è l'altra chì porta u so signale cumplementariu.U signale necessariu hè a diffarenza di tensione à traversu e duie linee di trasmissione, chì portanu l'infurmazioni di signale per esse trasmesse.
2) Paru di signali: si riferisce à u circuitu di l'interfaccia LVDS induve l'output di ogni canali di trasmissione di dati o canali di trasmissione di u clock hè di dui segnali (uscita pusitiva è negativa)
3) Fonte: Un dispositivu chì genera una cullizzioni di testu, gràfiche, immagini, audio è dati video.
4) Receiver (Sink): u dispusitivu chì processa è mostra i dati.
5) FPD-LINK: Flat Panel Display Link, una specificazione di l'interfaccia di video digitale d'alta velocità basatu annantu à u standard LVDS creatu da National Semiconductor in 1996 (acquistu da Texas Instruments TI in 2011) per sustene u trasferimentu di dati da u controller graficu à u LCD. pannellu.
6) GMSL: Gigabit Multimedia Serial Link, u furmatu di u protocolu di trasmissione di signali LVDS sviluppatu da Maxim basatu annantu à u standard LVDS.
7) Canale avanti: Un canale di trasmissione di dati à alta velocità da u Serializzatore à u Deserializer.
8) Backchannel: Chjamatu ancu canali Reverse, si riferisce à u canali di trasmissione di dati à bassa velocità da u Deserializer à u Serializador.