Componenti Elettronici Chip IC Circuiti Integrati XC7A75T-2FGG484I IC FPGA 285 I/O 484FBGA
Attributi di u produttu
TIPU | DESSCRIPTION |
categuria | Circuiti integrati (IC)IncrustatiFPGA (Field Programmable Gate Array) |
Mfr | AMD Xilinx |
Serie | Artix-7 |
Pacchettu | vassa |
Paquet Standard | 60 |
Status di u produttu | Attivu |
Numero di LAB / CLB | 5900 |
Numeru di elementi logichi / cellule | 75520 |
Bit di RAM totale | 3870720 |
Numero di I/O | 285 |
Tensione - Supply | 0,95 V ~ 1,05 V |
Tipu di muntatura | Munti superficia |
Temperature di funziunamentu | -40 °C ~ 100 °C (TJ) |
Pacchettu / Casu | 484-BBGA |
Paquet di Dispositivi Fornitore | 484-FBGA (23×23) |
U numeru di produttu di basa | XC7A75 |
I dispositi adattivi sò a scelta ideale
L'usu di i dispositi Xilinx in i dispositi di sicurezza di a prossima generazione ùn solu affronta i prublemi di throughput è di latenza, ma altri benefici includenu l'abilitazione di e tecnulugia novi cum'è mudelli di apprendimentu di macchina, Secure Access Service Edge (SASE), è criptografia post-quantum.
I dispositi Xilinx furniscenu a piattaforma ideale per l'accelerazione hardware per queste tecnulugii, postu chì i requisiti di prestazione ùn ponu esse soddisfatti cù implementazioni solu di software.Xilinx sviluppa continuamente è aghjurnà IP, strumenti, software è disinni di riferimentu per e soluzioni di sicurezza di rete esistenti è di prossima generazione.
Inoltre, i dispositi Xilinx offrenu architetture di memoria di punta à l'industria cù l'IP di ricerca soft di classificazione di flussu, chì li facenu a megliu scelta per a sicurità di a rete è l'applicazioni firewall.
Utilizà FPGA cum'è processori di trafficu per a sicurità di a rete
U trafficu da è da i dispositi di sicurità (firewalls) hè criptatu à parechji livelli, è a criptografia / decifrazione L2 (MACSec) hè trattata à i nodi di rete di u ligame (L2) (switch è router).L'elaborazione oltre l'L2 (layer MAC) include tipicamente un'analisi più profonda, a decifrazione di tunnel L3 (IPSec) è u trafficu SSL cifratu cù u trafficu TCP / UDP.L'elaborazione di pacchetti implica l'analisi è a classificazione di i pacchetti entranti è l'elaborazione di grandi volumi di trafficu (1-20M) cù un altu throughput (25-400Gb/s).
A causa di u gran numaru di risorse di computing (core) necessarii, NPU ponu esse aduprati per un processamentu di pacchetti di velocità relativamente più altu, ma a bassa latenza, u processu di trafficu scalabile d'altu rendimentu ùn hè micca pussibule perchè u trafficu hè processatu cù core MIPS / RISC è scheduling such cores. basatu nantu à a so dispunibilità hè difficiule.L'usu di l'apparecchi di sicurezza basati in FPGA pò eliminà in modu efficace queste limitazioni di l'architetture basate in CPU è NPU.
Trattamentu di sicurezza à livellu di l'applicazione in FPGA
I FPGA sò ideali per l'elaborazione di sicurezza in linea in firewall di prossima generazione perchè rispondenu cù successu à a necessità di un rendimentu più altu, flessibilità è operazione di bassa latenza.Inoltre, i FPGA ponu ancu implementà funzioni di sicurezza à livellu di l'applicazione, chì ponu ancu risparmià risorse di l'informatica è migliurà u rendiment.
Esempi cumuni di trasfurmazioni di sicurezza di l'applicazioni in FPGA includenu
- Mutore di scaricamentu TTCP
- Corrispondenza di l'espressione regulare
- Trattamentu di criptografia asimmetrica (PKI).
- Trattamentu TLS