5CEFA5F23I7N Cyclone® VE Field Programmable Gate Array (FPGA) IC 240 5001216 77000 484-BGA
Attributi di u produttu
TIPU | ILLUSTRARE |
categuria | Array di porta programmabile in campu (FPGA) |
fabricatore | Intel |
serie | Cyclone® VE |
avvolgi | vassa |
Status di u produttu | Attivu |
DigiKey hè programabile | Ùn verificatu |
numeru LAB/CLB | 29080 |
Numaru di elementi logici / unità | 77000 |
U numeru tutale di bit RAM | 5001216 |
I/O 數 | 240 |
Tensione - Alimentazione | 1.07V ~ 1.13V |
Tipu di stallazione | Tipu di adesivu di superficia |
Temperature di funziunamentu | -40 °C ~ 100 °C (TJ) |
Pacchettu / Alloghju | 484-BGA |
Incapsulazione di cumpunenti di u venditore | 484-FBGA (23x23) |
Numeru maestru di produttu | 5CEFA5 |
Introduzione di u produttu
I dispusitivi Cyclone® V sò cuncepiti per accettà simultaneamente u cunsumu d'energia, u costu, è i bisogni di tempu à u mercatu;è l'esigenza crescente di larghezza di banda per applicazioni di volumi elevati è sensibili à i costi.Migliuratu cù transceivers integrati è controller di memoria dura, i dispositi Cyclone V sò adattati per l'applicazioni in i mercati industriali, wireless è wireline, militari è automobilistici.
Funzioni di u produttu
Tecnulugia
- A tecnulugia di prucessu 28-nm di bassa putenza (28LP) di TSMC
- Tensione core 1.1 V
Imballaggio
- Pacchetti Wirebond low-halogen
- Densità di dispositivi multipli cù impronte di pacchettu cumpatibili per una migrazione senza saldatura trà e diverse densità di i dispositi
- Opzioni conformi à RoHS è guidate
Tissu FPGA d'alta prestazione
- ALM 8-input enhanced cù quattru registri
Blocchi di memoria interna
- M10K - blocchi di memoria di 10 kilobits (Kb) cù codice di correzione d'errore soft (ECC)
- Bloccu di array di logica di memoria (MLAB) - LUTRAM distribuitu à 640 bit induve pudete aduprà finu à u 25% di l'ALM cum'è memoria MLAB
Blocchi IP duri incorporati
- Supportu nativu per finu à trè livelli di precisione di trasfurmazioni di signali (trè 9 x 9, dui 18 x 18, o un multiplicatore 27 x 27) in u listessu bloccu DSP di precisione variabile
- Accumulatore 64-bit è cascata
- Memoria interna di coefficienti integrata
- Preadder / subtractor per una efficienza mejorata
- DDR3, DDR2 è LPDDR2 cù supportu ECC 16 è 32 bit
- PCI Express* (PCIe*) Gen2 è Gen1 (x1, x2, o x4) IP duru cù supportu multifunzione, endpoint è portu root
Cunfigurazione
- amper protection-prutezzione di disignu cumpleta à prutezzione di i vostri investimenti IP preziosi
- Funzioni di sicurezza di cuncepimentu di u standard di crittografia avanzata (AES) avanzata
- CvP
- Reconfigurazione dinamica di l'FPGA
- Seriale attivo (AS) x1 e x4, seriale passivo (PS), JTAG, e parallelo passivo veloce (FPP) x8 e x16 opzioni di configurazione
- Pulitura interna (2)
- Cunfigurazione parziale (3)
Scrivite u vostru missaghju quì è mandate à noi